我们现在有一个检测限位到位的需求。
实际使用情况是:1.需要获得限位信息时,开启上拉,用430的内部上拉做高电平。
2.不需要获得限位信息时,关闭430内部上拉,以达到省电的目的。
但是现在发现上拉一旦使能,再配置成失能时,电流并不会下降。
问题是,如何取消430的上拉电平,或者说如何配置才能让IO口在不需要时最省电。
我们现在有一个检测限位到位的需求。
实际使用情况是:1.需要获得限位信息时,开启上拉,用430的内部上拉做高电平。
2.不需要获得限位信息时,关闭430内部上拉,以达到省电的目的。
但是现在发现上拉一旦使能,再配置成失能时,电流并不会下降。
问题是,如何取消430的上拉电平,或者说如何配置才能让IO口在不需要时最省电。